Dành cho Quảng cáo

Chào mừng quý vị đến với Thư viện Bài giảng điện tử.

Quý vị chưa đăng nhập hoặc chưa đăng ký làm thành viên, vì vậy chưa thể tải được các tư liệu của Thư viện về máy tính của mình.
Nếu đã đăng ký rồi, quý vị có thể đăng nhập ở ngay ô bên phải.

transistor trường JFET

Nhấn vào đây để tải về
Báo tài liệu có sai sót
Nhắn tin cho tác giả
(Tài liệu chưa được thẩm định)
Nguồn:
Người gửi: Nguyễn Tiến
Ngày gửi: 20h:03' 28-06-2009
Dung lượng: 3.9 MB
Số lượt tải: 774
Số lượt thích: 0 người
TRANSISTOR TRƯỜNG(FET).
JFET-Transistor trường có mặt tiếp giáp.
JFET- gọi tắt là FET được chia làm 2 loại là: JFET kênh N và JFET kênh P.
JFET kênh N: có kênh dẫn điện chính là môi trường bán dẫn loại N.
JFET kênh P: có kênh dẫn điện chính là môi trường bán dẫn loại P
1.Cấu tạo – ký hiệu.
Quanh thỏi bán dẫn hình trụ,
người ta khuếch tán
một vòng xuyến bán dẫn
khác loại và tạo ra 3 cực:
cực nguồn S(source),
cực máng D(drain)
và cực cổng G(gate).
1.Cấu tạo – ký hiệu.
1.Cấu tạo – ký hiệu.
1.Cấu tạo – ký hiệu.
2. Nguyên lý hoạt động
Nguyên lý hoạt động của JFET kênh N và kênh P giống nhau chúng chỉ giống nhau về chiều của nguồn điện cung cấp vào các chân cực. Để cho JFET làm việc ở chế độ khuếch đại phải cung cấp nguồn điện UGS có chiều sao cho cả hai tiếp xúc P-N đều được phân cực ngược, còn nguồn điện UDS có chiều sao cho các hạt dẫn đa số chuyển động từ cực nguồn S, qua kênh, về cực máng D để tạo nên dòng điện trong mạch cực máng ID
Xét nguyên lý hoạt động của JFET kênh N:
Để cho hai tiếp xúc P-N phân cực ngược ta phải cung cấp nguồn VGG có cực dương vào chân cực nguồn S, cực âm vào chân cực cửa G để cho các hạt dẫn điện tử chuyển động từ
cực nguồn về cực máng
thì nguồn điện VD
có chiều dương vào cực máng
chiều âm vào cực nguồn.

2. Nguyên lý hoạt động
Khi UDS>0 thì điện thế tại
mỗi điểm dọc theo kênh sẽ tăng
dần từ cực nguồn S đến cực máng D
do đó lớp tiếp xúc P-N sẽ bị
phân cực ngược mạnh dần
về phía cực máng
Bề dày lớp tiếp xúc tăng dần
về phía cực máng và tiết diện của
kênh hẹp dần về phía cực máng
2. Nguyên lý hoạt động
Phân cực JFET
Phân cực cố định:
Nguồn điện VGG đặt vào
cực cửa và mạch được
gọi là phân cực cố định
vì UGS= -UGG có giá cố định.
Do vậy muốn xác định điểm
làm việc Q thích hợp ta phải
dùng hai nguồn cung cấp.
Đây là điểm bất lợi của phương pháp
phân cực này
Phân cực JFET
b. Phân cực phân áp.
Phương pháp này rất
hữu hiệu cho transitor
lưỡng cực nhưng đối với
JFET thì không tiện lợi khi
sử dụng.
c. Phân áp tự cấp (tự phân áp).
Đây là cách phân cực
không giống như đối
với BJT và nó là cách
phân cực hữu hiệu nhất
đối với JFET, trong cách
phân cực này thì điện áp
UGS = -IDRS
Phân cực JFET
Các cách mắc JFET trong sơ đồ mạch
a. sơ đồ cực nguồn chung.
Các cách mắc JFET trong sơ đồ mạch
Các cách mắc JFET trong sơ đồ mạch.
b. sơ đồ mắc cực máng chung
Các cách mắc JFET trong sơ đồ mạch.

Các cách mắc JFET trong sơ đồ mạch.
C.sơ đồ mắc cực cửa chung

BÀI THUYẾT TRÌNH ĐẾN ĐÂY LÀ KẾT THÚC
No_avatar
bai con nhieu sai sot mong cac ban thong cam
No_avatar

cảm ơn

 

No_avatar

bai rat hay em mong lan sau em xe tim dc bai khac

 

 

No_avatar
cac bac giup con giai thich ro nguyen ly hoat dong cua tranistor luong cuc loai n. con xin hoi loai n &p nguyen ly hoat dong co khac nhau nhung gi .con thank!
No_avatar

minh có hỏi 1 số câu.bạn giup mình nhé

voi JFET kênh N thi S,D mang điện tich (-) đúng k?

              kênh p thì S,D mang điện tích (+) đúng k?

 

 
Gửi ý kiến

↓ CHÚ Ý: Bài giảng này được nén lại dưới dạng RAR và có thể chứa nhiều file. Hệ thống chỉ hiển thị 1 file trong số đó, đề nghị các thầy cô KIỂM TRA KỸ TRƯỚC KHI NHẬN XÉT  ↓